Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

SOAL-SOAL MID SEMESTER GENAP

BIDANG STUDI  : PEMROGRAMAN DASAR

   I. Pilihan Ganda

1.Rangkaian logika kombinasional yg mengubah   sinyal cacah aktif kedalam sinyal binary adalah...

(B.Ecoder)

2.manakah pernyataan berikut yang BENAR tentang   rangkaian logika kombinasionla...

(A.Memiliki output yg bergantung pd input saat ini)

3.berikut ini yg termasuk kelompok rangkaian logika   kombinasional...

(B.DEcoder dan Multiplexer)

4.Rangkaian logika kombinasional yg memiliki jumlah   keluaran 1 dan sejumlah masukan yg dpt dipilih   adalah...

(C.Multiplexer)

5.tabel kebenaran diatas merupakan tabel kebenaran   dari rangkaian logika kombinasional...

(A.Decoder)

6.Tabel kebenaran diatas merupakan tabel kebenaran   dari rangkaian logika kombinasional...

(B.Encoder)

7.pada gambar daiata merupakan rangkaian logika   kombinasional...

(A.Decoder)

8.pada gambar diatas merupakan rangkaian logika kombinasional   ...

(B.encoder)

9.pada dec2 to 4 memiliki keluaran dan masukan...

(B.4 masukan & 2 keluaran)

10.apabila dirancang sebuah decoder dg jumlah masukan 5 maka   jumlah keluarannya adalah...

(E.32)

11.apabila dirancang sebuah MUX4 maka jumlah seleketornya ada...

(A.2)

12.berikut ini adalah karakteristik dari FF adalah...

(C.Memiliki 2 bentuk keluaran yang berlawanan)

13.nama lain dari rangkaian FF adalah...

(B.multivibrator bbistabil)

14.RS-FF dpt dibuat dari kombinasi gerbang...

(C.NAND & NOR)

15.perbedaan RS-FF & D-FF terdpt tambahan gerbang...

(A.NOT pada D-FF)

16.perbedaan RS-FF dg JK-FF terletak pada...

(C.kondisi terlarang)

17.kondisi toggle dari JK-FF adalah...

(B.bentuk keluaran selalu berubah)

18.kondisi memori dari FF adalah...

(D.bentuk keluaran yang berbeda)

19.kondisi terlarang dari FF adalah...

(C.bentuk keluaran yg sama)

20.fungsi dari clock pd CRS-FF adalah...

(A.mengaktifkan bentuk keluaran)

21.untuk mengatasi keadan terlarang pada RS-FF maka dpt    menggunakan FF...

(A.JK-FF)

22.Bentuk keluaran dari T-FF...

(B.bentuk keluaran selalu berubah)

23.gerbang logika yg digunakan merangkai D-FF kecuali...

(D.EXNOR)

24.T-FF dapat dirancang dari D-FF yaitu dg...

(B.Mengumpan balik Q' pd masukan D)

25.T-FF dpt dirancang dari JK-FF yaitu dg...

(B.memberikanlogika 1 pada masukan J & K)

26.Kondisi memori untuk RS-FF yg di bangun dari pintu NAND    Yaitu...

(B. S=1, R=1)

27.berikut ini yg termasuk kelompok rangkaian logika skuensial..

(B.Decoder & Multiplexer)

28.untuk merancang register, dpt digunakan FF jenis berikut    Kecuali...

(B.CRS-FF)

29.pada gambar diatas, merupakan FF jenis..

(D.D-FF)

30.pada gambar diatas, merupakan FF jenis...

(A.RS-FF)

31.pada tabel diatas, merupakan tabel untuk...

(A.RS-FF)

32.untuk mengatasi keadaan terlarang pada RS-FF maka dpt    menggunakan FF...

(A.JK-FF)

33.pada tabel diatas, merupakan tabel untuk...

(C.JK-FF)

34.kondisi toggle adalah..

(B.bentuk keluaran selalu berubah)

35.pada dasarnya, register dpt dirancang dari semua FF, kecuali...

(E.T-FF)

36.jenis register pada gamber tsb adalah...

(D.SISO)

37.Jumlah D-FF yg dibutuhkan untuk merancang register 4bit jenis PIPO    adalah...

(D.4)

38.pada copunter, jenis FF yg dpt digunakan adalah..

(E.semua jawaban benar)

39.rangkaian diatas merupakan...

(B.Counter Asynchronous)

40.rangkaian diatas merupakan ...

(D.Counter Synchronous)

   II. Uraian.



1.Rangkaian logika ada 2 :      - Rangkaian Logika Squensial      - Rangkaian Logika Kombinasional 2.Encoder4 to 2 Rangkaian logika

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Tabel kebenaran

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

3. Rangkaian Flip-Flop adalah rangkaian dasar memory yang memiliki 2 keluaran yang berlawanan 4.Flip-flop ada 4:      -RS-FF      -JK-FF      -D-FF      -T-FF 5.JK-FF ke SR-FF

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas


Page 2

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas
MULTIPLEXER, DECODER, FLIP-FLOP, dan COUNTER

Dalam teknik komputer digital ada beberapa rangkaian logik yang harus kita mengerti sebelumnya, karena rangkaian ini adalah rangkaian utama yang membangun fungsi dari mikrokomputer itu sendiri. Hal-hal yang akan dibahas di sini hanyalah hal-hal yang nantinya sangat erat hubungannya dengan teknik mikrokomputer. Rangkaian atau fungsi yang dimaksud adalah :

Multiplexer, Decoder, Flip-Flop, Shift Register, dan Counter.

Multiplexer adalah sebuah komponen elektronika yang berfungsi menghasilkan output dari beberapa pilihan data yang dimasukkan. Multiplexer bisa disebut juga sebagai alat selector. Data input dalam multiplexer (D) bergantung kepada jumlah data selector(S) yang digunakan untuk menghasilkan output. 

Berikut adalah persamaan multiplexer.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Dengan m merupakan banyaknya data selector yang digunakan.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas
Rangkaian logika multiplexer 4 x 1

Salah satu dari input yang ada ( X0 …….. X3 ) dapat sampai ke output tergantung dari keadaan pengontrol S1 dan S2.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Contoh: 

Variabel sinyal pada input adalah

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

dan input pada pengontrol

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Dari kombinasi pengontrol S, maka input variabel X2 dihantarkan menuju Output Y.

Berlawanan dengan multiplexer, Demultiplexer adalah sebuah komponen elektronika yang hanya menerima 1 input. Jumlah output yang dihasilkan tergantung dari banyaknya saluran data pengendali (S) atau selector line. Untuk itu, diperoleh persamaan berikut.


Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Dengan m merupakan banyaknya data selector yang digunakan.
Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas
Rangkaian logika demultiplexer 4 output

Decoder adalah rangkaian yang berfungsi untuk mengembalikan input menjadi bentuk data dalam format awalnya. Decoder akan menerima banyak input untuk mengubahnya menjadi 1 output, sementara Encoder akan menerima 1 input dan mengubahnya menjadi banyak output.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas
Proses encoding dan decoding dalam komputer

Hasil penyandian decoder melalui peranti output, seperti monitor, printer, dan alat peraga seven segment display. Agar dapat dibaca oleh manusia, nilai BCD harus diubah dengan proses decoding. Terdapat berbagai macam metode yang digunakan dalam melakukan decoding, beberapa di antaranya  yang sering digunakan adalah biner-to-BCD, BCD-to-desimal, dan BCD-to-seven segment display.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas
Rangkaian logika biner ke BCD

Display digital yang sering kita lihat adalah LED(Light Emitting Diode) yang memiliki 7 segmen. Ketujuh segmen tersebut dapat menampilkan angka 0 sampai 9 dengan meyalakan dan mematikan beberapa segmen LED sebagai berikut.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas
Rangkaian logika decoder seven segment display

Flip-flop  adalah sirkuit digital terkecil yang berfungsi sebagai rangkaian memori. Flip-flop terdiri dari rangkaian gerbang logika dengan 2 kondisi yang stabil, outputnya akan bersifat tetap hingga ada sinyal yang memicu perubahan nilai output tersebut. Terdapat berbagai macam jenis flip-flop, beberapa di antaranya adala SR-FF, JK-FF, D-FF, T-FF, dan JKMS-FF.

Set-Reset Flip-Flop (SR-FF)
Jenis flip-flop ini adalah flip-flop yang paling sederhana. SR-FF memiliki kekurangan, yaitu adanya keadaan saat rangkaian di-set dan di-reset secara bersamaan, sehingga output yang dihasilkan tidak stabil. 

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas
Tabel kondisi flip-flop SR

JK Flip-Flop (JK-FF)
JK-FF merupakan perbaikan dari sistem SR-FF dengan menambahkan saluran clock, sehingga kemungkinan timbulnya output terlarang dapat dihindari. JK-FF adalah rangkaian dasar SR-FF dengan 2 gerbang AND pada saluran input R dan S yang dilengkapi dengan clock.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas
Tabel kondisi flip-flop JK

Delay Flip-Flop (D-FF)
D-FF merupakan perbaikan dari sistem SR-FF dengan menambahkan saluran clock dan sebuah gerbang not pada terminal input R pada SR-FF atau terminal K pada JK-FF, sehingga kemungkinan timbulnya output terlarang dapat dihindari.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Register  adalah komponen dalam rangkaian digital yang terdiri atas beberapa elemen-elemen memori. Register berfungsi untuk menyimpan nilai data yang dapat dibaca, digeser posisinya, bahkan dihapus. Register dapat dibentuk dari rangkaian sekuensial flip-flop. Register yang terdiri atas n flip-flop mampu menyimpan data sebanyak n bit. 

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Proses penyimpanan data pada register dilakukan dengan cara menggeser bit data output dari setiap flip-flop ke flip-flop berikutnya. Register dibagi menjadi beberapa jenis. Apabila dilihat dari metode transmisinya, register dapat dibagi menjagi empat tipe, yaitu Serial In Serial Out (SISO), Serial In Paralel Out (SIPO), Paralel In Serial Out (PISO), dan Paralel In Paralel Out (PIPO). 

Serial In Serial Out (SISO)

Pada rangkaian SISO, setiap data yang masuk harus melewati flip-flop awal, baru kemudian digeser melewati semua flip-flop sesuai sinyal clock. Rangkaian register SISO biasanya terdiri atas rangkaian beberapa D-FF.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Serial In Paralel Out (SIPO)
Register ini menerima sebuah bit data input pada setiap pulsa clock. Bit data tersebut kemudian digeser setiap terjadi pulsa clock hingga register menjadi penuh sehingga output dikeluarkan secara bersamaan.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Paralel In Serial Out (PISO)
Rangkaian ini akan memasukkan data bit secara serempak menuju flip-flop. Setelah itu, data bit tersebut akan dikeluarkan secara seri melalui sebuah saluran pada ujung rangkaian. 

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Paralel In Paralel Out (PIPO)
Data bit akan dimasukkan secara bersamaan menuju terminal D pada setiap flip-flop yang terhubung. Jika terjadi pulsa clock, bit data akan digeser menuju flip-flop berikutnya. Namun jika pulsa clock tidak terjadi,maka hasil output akan sama dengan input.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Counter adalah salah satu implementasi dari rangkaian flip-flop yang sering digunakan. Semua tipe flip-flop yang dilengkapi saluran Preset, Clock, atau Clear dapat digunakan sebagai komponen rangkaian counter. Contoh aplikasi rangkaian counter adalah jam digital dan stopwatch. Dalam dunia digital, counter dapat dibagi menjadi dua jenis, yaitu synchronous counter dan asynchronous counter.

Asynchronous Counter
Pencacah tidak sinkron adalah rangkaian dengan output dari flip-flop sebelumnya akan menjadi input saluran clock pada flip-flop berikutnya. Kondisi output dalam rangkaian tidak berubah secara bersamaan, clock pulsa hanya terjadi pada FF ke-0. Perhatikan gambar berikut agar lebih jelas.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas

Synchronous Counter

Pencacah sinkron menggunakan satu pulsa clock yang sama untuk semua flip-flopnya, sehingga delay tidak terjadi. Flip-flop yang paling depan berfungsi sebagai LSB dengan saluran J dan K diberikan satu data bit. Sementara itu, saluran J dan K pada FF yang lain dikendalikan berdasarkan kombinasi output FF sebelumnya.

Perhatikan gambar multiplexer berikut ini manakah pernyataan yang benar dari gambar diatas